D触发器构成分频器实践报告

D触发器构成分频器实践报告

问:怎样使用D触发器实现二分频器?
  1. 答:cp接时钟,Q=1,D=/Q=OUT,R=S=0(接地),就是Q端接高电平,D端接Q非,值位复位端都接地。
    补充问题:
    1,74ls373 /573是电平触发的8d锁存器。
    573和373的区别在于,573的输入在单侧排列,所以比较好布线,使用比373要广泛,价格据说也要便宜,因为量大的缘故。(当然,价格都要电话咨询的)
    2,原理一样都是时序逻辑电路。
    一般来说,锁存器一般为电平触发方式,或者异步方式,而触发器在时钟跳变时刻被触发。即锁存器在时钟脉冲的电平作用下改变,触发器只在时钟脉冲的上升沿或下降沿的瞬间改变。锁存器用于信号保持,触发器用于电平转换和驱动。两个D锁存器串接,时钟反向,则可以构成D触发器
  2. 答:Sd非与Rd非接高电平,既不清零也不置一,Q非接D,CP接时钟,Q与CP为二分频关系。
问:如何用D触发器构成8分频器
  1. 答:把D触发器的D,和该D触发器自身的/Q连上,这时,其Q和CP的波形,就是2分频关系。
    用3个D触发器,级连,就是一个8分频器。
问:利用D触发器设计4分频电路,设计步骤自拟
  1. 答:用两个D触发器,一个的输出端与另一个的cp相连,每一个的反相输出接回D端,即构成4分频
  2. 答:1、每个D触发器的的输入端均接该触发器的Q`输出端,下一态为现态的“反”。
    2、CP输入端并联,成为同步时序电路。
    Q3Q2Q1Q0的 初始态为0000,时序变化规律为:
    0000→0001→0010→0011→0100………1110→1111→0000
问:用D触发器怎样设计四分频?
  1. 答:将D触发器接成T'触发器,信号接clk,这就成二分频电路了。再接一级就是四分频电路。
    分频就是用同一个时钟信号通过一定的电路结构转变成不同频率的时钟信号。
    四分频就是通过有分频作用的电路结构,在时钟每触发4个周期时,电路输出1个周期信号。
    比如用一个脉冲时钟触发一个计数器,计数器每计4个数就清零一次并输出1个脉冲。那么这个电路就实现了四分频功能。
问:怎样用d触发器实现四分频电路啊?
  1. 答:将D触发器接成T'触发器,信号接clk,这就成二分频电路了。再接一级就是四分频电路。电路图不用给了吧?很简单。
  2. 答:将Q非端接D端,clp端接输入,Q端为输出即可二分频,同理可得四分频
  3. 答:或可以变为jk触发器
D触发器构成分频器实践报告
下载Doc文档

猜你喜欢