一、ISP器件在数字频率计中的应用(论文文献综述)
王鹏钧[1](2020)在《适于集成的低噪声温度补偿晶体振荡器的设计》文中研究说明晶体振荡器利用晶体的压电效应,可以产生机械振动,同时物理特性好,稳定度高,常作为脉冲信号和频率源,广泛应用于电子技术产业、通信雷达、国防军事等重点领域,成为电子领域的重要器件。随着人工智能、5G等技术的出现,各行业都向智能化、小型化转型,现如今晶体振荡器也朝着智能化、高稳定性、低功耗等方向发展,但是由于晶体自身固有的属性,当外界温度发生变化时,会影响振荡器频率的输出,导致与标称频率出现偏差。为了改善振荡器的频率温度特性,很早就出现了关于温度补偿技术的研究和应用,目前无论是模拟温度补偿晶体振荡器还是数字温度补偿晶体振荡器,其中变容二极管的电压包含振荡器的交流电压,会使振荡器的相位噪声指标恶化。本文设计了一种适于集成的新型温度补偿晶体振荡器,其负载可变电容采用温度系数电容,同时与晶体振荡器串联形成补偿电路,这样就避免了变容二极管的使用。该方案把晶体振荡器的温度频率曲线近似看成几条直线段相连,由于单个电容只能在某段温度区间内进行补偿,因此设计了模拟开关电路,能够根据当前的温度来选择各直线段对应的温度系数电容,实现自动分段温度补偿。本文首先介绍了晶体谐振器的组成结构和相关主要的参数,简单分析了相位噪声,介绍了温度补偿的基本原理和常见的补偿方法,接着对方案中的各个硬件电路设计以及各元器件的选型进行了详细说明,对软件部分的编程思想也进行了概述,完成了上述工作后,进行了软件模拟仿真调试,检测电路的运行情况,确保补偿方案的可行。在电路原理图的基础上进行PCB电路图的绘制,并完成实物焊接的工作,对焊接好的实物电路进行测试检测,保证实际过程中能达到设计要求。最后进行温箱实验,对温箱的数据处理后得到补偿后的温度频率曲线,观察补偿结果以及相位噪声等情况。在-20℃+70℃的实验温度范围内,晶体振荡器的输出频率稳定度达到了±2ppm,在偏离载波1KHz处相位噪声指标为-129dBc/Hz。该设计方案可行,但由于对频率温度曲线采用近似的方法,补偿精度还有待改进和提高。
苗军,谢晓斌,谢晓玲,安雅丽[2](2017)在《数字频率计的系统设计与仿真研究》文中指出数字频率计是一种基本的测量仪器,被广泛应用于航天、电子、测控等领域。采用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0MHz-100MHz,利用QUARTUSⅡ集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,仿真和实验结果表明,该频率计有较高的实用性和可靠性。
陈晨[3](2016)在《基于单片机的数字频率计设计与实践》文中研究表明随着社会的不断发展,电子信息技术的不断进步,涉及数字电子电路的频率的接收以及发送的探讨也越来越多,该领域的许多学者在对频率接收测定的研究方面取得了很大的成就,并且将该研究投入到实践应用中也日益普遍。传统的频率计的设计组成部件包括了时序电路以及逻辑电路,传统的频率计存在两个缺点分别是频率测量的范围受到了很大的限制以及运行的效率低。所以随着电子信息的不断发展,传统的频率计已经很难适应现代社会在该领域的要求,本论文针对基于单片机的频率计进行分析与讨论,介绍了电路的组成部分,以及电路的工作原理,器件的选择问题。
雷胜[4](2015)在《基于FPGA的数字频率计设计与仿真》文中指出本文综述了频率计的发展,介绍了测量频率的常用方法,并进行优缺点比较后,选择脉冲计数法作为本次设计的方法。由于计数法中内部计数器的个数决定了频率计的总量程,设计上中选择七个计数器作为频率计测量单位。阐述了查找表原理和结构,给出了组合逻辑电路当中,如果输入量固定,那么输出量也是相对固定的原理。对FPGA的数字逻辑实现原理进行了相关分析,通过进位逻辑将多个单元相连,可以由FPGA来实现复杂的逻辑,最后采用Verilog语言对数字频率计各功能模块和系统进行了设计仿真。本文在Quartus II软件平台上,采用Verilog语言设计了一种频率范围为1Hz100MHz的高精度数字频率计,频率测量的相对误差小于10-5,对本文设计的数字频率计进行了优化,降低了频率计的可见误差,提高频率测量精度,为了在1Hz100MHz频率范围内能够达到较小的误差,本文以100kHz为分界点,当被测信号频率小于100kHZ趋向低频时,采用测周法,而当被测信号频率大于100kHz时趋向高频时,使用测频法使测量精度更高,最终测量精度基本达到设计要求。
韩芝侠[5](2013)在《基于EDA技术的复杂数字电路设计》文中进行了进一步梳理目的研究复杂数字电路在EDA开发系统上的实现方法。方法在Quartus环境下利用VHDL及原理图输入法综合设计了8位十进制数字频率计。结果下载/配置到"在系统可编程"实验板的目标器件上,经实际电路测试验证,达到了预期的设计要求。结论与传统设计方法相比,基于EDA技术的设计方案具有外围电路简单,程序修改灵活和调试容易等特点;设计的数字频率计测量范围大,精度高,读数直观清晰。
彭惠芹[6](2010)在《EDA在数字频率计中计数模块里的应用》文中提出计数模块是数字频率计系统的核心模块,频率测量的主要工作由它来完成.本文根据数字频率计的特点,在Altera公司的FPGA开发平台QuartusⅡ中实现,同时采用VHDL硬件描述语言,提出了一种实用性较强的计数模块的设计方案.
邬锡琴[7](2007)在《ISP技术在《数字电路》课程设计中的应用》文中认为ISP技术是国内外最先进的设计最新一代数字系统的有力工具与器件之一,ISP器件也正被越来越多的电子技术设计人员所应用。介绍了ISP技术的功能和特点,并运用ISP技术灵活方便的特点在数字电路课程设计中设计了电子钟这个具体实例。通过这个实例的分析,丰富了实验教学手段,培养了学生实验操作能力。
宋东清[8](2007)在《基于DSP的导航计算机系统设计》文中研究表明该论文主要研究如何用数字处理芯片(DSP:TMS320C6713)和可编程逻辑阵列器件(FPGA:EPF10K30EQC208)作为数字平台,实现捷联式惯性导航系统(SINS)高速实时数据处理的硬件、软件设计。论文首先阐述了惯性导航系统的特点和发展现状及论文研究的应用背景及必要性,着重分析、推导了捷联式惯性导航系统的力学方程编排。然后,研究了DSP芯片结构体系的特点,绘制了硬件电路系统得原理图和PCB图,且采用VHDL硬件描述语言编写了复杂可编程逻辑器件的译码与数据处理程序。其次,在CCS6X编译环境下,采用C语言和汇编语言混合编程的方式,初调了硬件电路的各个端口,分析了DSP芯片的中断和BootLoader机制。最后,结合捷联式惯性导航系统算法流程,对硬件电路系统进行了测试验证,并给出了测试结果。测试结果表明,以DSP/FPGA作为导航计算机硬件平台的捷联式惯性导航实时数据系统能够满足系统所要求的高精度、实时性、稳定性要求,使捷联式惯性导航系统具有更好的应用价值、市场前景和军事意义。
徐兴磊[9](2006)在《用ISP器件实现步进电机脉冲分配器的设计研究》文中进行了进一步梳理采用作者研制的基于ISP器件的数模两用仿真开发系统,和美国Lattice公司最近推出的ispEX-PERT设计软件,介绍如何实现步进电机脉冲分配器的设计.
徐兴磊[10](2003)在《基于ISP器件的可编程变量程数字频率计的设计研究》文中进行了进一步梳理用 isp L SI10 32设计了可编程变量程数字频率计逻辑电路 ,此电路适于工业控制领域的伺服系统和人们日常生活中对数字信号频率的测量 .
二、ISP器件在数字频率计中的应用(论文开题报告)
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
三、ISP器件在数字频率计中的应用(论文提纲范文)
(1)适于集成的低噪声温度补偿晶体振荡器的设计(论文提纲范文)
摘要 |
abstract |
第一章 绪论 |
1.1 晶体振荡器的研究背景与意义 |
1.2 晶体振荡器的国内外发展历史及研究现状 |
1.2.1 晶体振荡器的国内外发展历史 |
1.2.2 晶体振荡器的研究现状 |
1.3 论文的主要研究工作 |
1.4 本论文的结构安排 |
第二章 振荡器概述 |
2.1 石英晶体的结构和性质 |
2.2 晶体振荡器 |
2.2.1 石英晶体谐振器介绍 |
2.2.2 振荡器的主要性能参数 |
2.2.3 相位噪声分析 |
2.3 振荡电路分析 |
2.4 温度补偿晶体振荡器 |
2.4.1 温度补偿原理 |
2.4.2 模拟温度补偿晶体振荡器 |
2.4.3 数字温度补偿晶体振荡器 |
2.4.4 本文温度补偿设计方案 |
2.5 本章小节 |
第三章 硬件电路和软件程序设计 |
3.1 硬件电路设计 |
3.1.1 振荡电路 |
3.1.2 测温电路 |
3.1.3 模拟开关电路 |
3.1.4 通信接口电路 |
3.1.5 电源电路 |
3.2 软件编程设计 |
3.3 电路板绘制及实物焊接工作 |
3.4 本章小结 |
第四章 电路仿真及测试 |
4.1 电路软件仿真 |
4.2 测温电路模块仿真及整体调试 |
4.3 电路测试 |
4.3.1 电源电路测试 |
4.3.2 振荡电路测试 |
4.3.3 测温电路测试 |
4.3.4 控制电路及串口测试 |
4.4 本章小结 |
第五章 实验验证与分析 |
5.1 实验平台搭建与温箱实验 |
5.1.1 实验平台搭建 |
5.1.2 温箱实验 |
5.2 相位噪声测量 |
5.3 本章小结 |
第六章 全文的总结与展望 |
6.1 全文总结 |
6.2 后期展望 |
致谢 |
参考文献 |
(2)数字频率计的系统设计与仿真研究(论文提纲范文)
1 引言 |
2 频率测量 |
2.1 数字频率计工作原理 |
2.2 等精度测频及误差分析 |
3 数字频率计的系统设计与仿真 |
3.1 系统的总体设计 |
3.2 信号源模块 |
3.3 分频器 |
3.4 测频控制信号产生器 |
3.5 锁存器 |
3.6 十进制计数器 |
3.7 显示模块 |
3.7.1 显示模块设计 |
3.7.2 显示电路 |
3.7.3 译码器 |
4 结束语 |
(4)基于FPGA的数字频率计设计与仿真(论文提纲范文)
中文摘要 |
Abstract |
第1章 绪论 |
1.1 课题的研究背景 |
1.2 国内外研究现状及发展趋势 |
1.3 课题研究的主要内容 |
第2章 频率计测量原理 |
2.1 常用频率测量方法 |
2.1.1 直读测频法 |
2.1.2 比较测频法 |
2.1.3 脉冲计数测频法 |
2.2 脉冲计数法测量原理 |
2.3 基于脉冲计数的直接测频法 |
2.3.1 直接测频法原理 |
2.3.2 直接测频法误差及测频范围分析 |
2.4 基于脉冲计数的周期测频法 |
2.4.1 周期测频法原理 |
2.4.2 周期测频法的误差分析 |
2.5 本文频率计的设计 |
2.6 本章小结 |
第3章 基于FPGA数字频率计设计方案 |
3.1 FPGA技术 |
3.1.1 EDA技术及设计方法 |
3.1.2 FPGA技术及设计流程 |
3.2 FPGA的结构与工作原理 |
3.2.1 查找表的原理与结构 |
3.2.2 FPGA的数字逻辑实现原理 |
3.2.3 Verilog语言 |
3.3 频率计的总体设计方案 |
3.4 本章小结 |
第4章 频率计各功能模块的设计实现 |
4.1 系统总体设计 |
4.2 各模块的设计与仿真 |
4.2.1 测频控制信号模块 |
4.2.2 十进制计数模块 |
4.2.3 32位锁存模块REG32B |
4.2.4 对数字频率计的高精度优化 |
4.3 系统仿真波形 |
4.4 本章小结 |
结论 |
致谢 |
参考文献 |
附录一 信号源模块 |
附录二 分频器模块 |
附录三 控制模块 |
附录四 计数模块 |
附录五 锁存模块 |
附录六 显示模块 |
(5)基于EDA技术的复杂数字电路设计(论文提纲范文)
1 引言 |
2 基于EDA技术的复杂数字电路设计 |
2.1 软硬件开发环境 |
2.2 设计方案 |
3 数字频率计模块电路设计 |
3.1 分频器设计 |
3.2 测频控制信号发生器设计 |
3.3 8位十进制计数器cnt32d的设计 |
3.4 锁存器reg32设计 |
3.5 动态扫描译码驱动器decode设计 |
3.6 数字频率计顶层电路图 |
4 硬件测试及验证 |
5 结束语 |
(7)ISP技术在《数字电路》课程设计中的应用(论文提纲范文)
1 ISP技术 |
2 ISP器件的编程软件 |
3 ISP在数字电路课程设计中的举例 |
3.1 设计要求 |
3.2 功能分析 |
3.3 ABEL语言描述 |
4 结 语 |
(8)基于DSP的导航计算机系统设计(论文提纲范文)
摘要 |
ABSTRACT |
第1章 绪论 |
1.1 捷联惯导系统的发展现状概况 |
1.2 DSP在控制领域中的应用及发展趋势 |
1.3 课题研究的背景和意义 |
1.4 论文的主要内容和结构安排 |
第2章 基于DSP导航系统的硬件实现 |
2.1 基于DSP设计导航计算机的优越性 |
2.2 系统需求分析 |
2.2.1 功能需求 |
2.2.2 性能需求 |
2.3 系统的总体方案设计 |
2.4 设计方案论证 |
2.4.1 数据采集模块 |
2.4.2 导航解算模块 |
2.4.3 显示控制模块 |
2.4.4 数据通信模块 |
2.5 系统硬件电路的实现 |
2.5.1 电路设计指导原则 |
2.5.2 DSP最小系统的电路设计 |
2.5.3 外围扩展电路的设计 |
2.6 电磁兼容性的设计 |
2.7 本章小结 |
第3章 捷联惯导系统的数据采集 |
3.1 引言 |
3.2 需求分析 |
3.3 数据采集系统的硬件设计 |
3.3.1 数字频率计的设计 |
3.3.2 减法器的设计 |
3.3.3 顶层实体INTERFACE的设计 |
3.4 本章小结 |
第4章 系统软件设计 |
4.1 DSP的软件开发流程 |
4.1.1 DSP程序仿真模式 |
4.1.2 C6000程序基本结构 |
4.2 捷联惯性导航系统的编程 |
4.2.1 初始化模块 |
4.2.2 中断程序的编制 |
4.2.3 数据采集模块 |
4.2.4 导航解算 |
4.2.5 显示控制 |
4.3 程序的优化 |
4.4 DSP启动加载设计和代码固化 |
4.4.1 二次Bootloader |
4.4.2 程序代码的固化 |
4.5 本章小结 |
结论 |
参考文献 |
攻读硕士学位期间发表的论文和取得的科研成果 |
致谢 |
附录A 基于DSP导航计算机原理图 |
附录B 基于DSP导航计算机实物图 |
附录C 导航显控系统原理图 |
附录D 导航显控系统实物图 |
(9)用ISP器件实现步进电机脉冲分配器的设计研究(论文提纲范文)
引言 |
1 可编程步进电机脉冲分配器的设计原理 |
2 可编程步进电机脉冲分配器的设计 |
2.1 设计准备 |
2.2 设计输入 |
2.3 设计验证 |
2.4 逻辑仿真 |
2.5 器件适配、熔丝图生成 |
2.6 下载编程 |
2.7 实际检验 |
3 实践结论 |
4 设计参考程序 |
(10)基于ISP器件的可编程变量程数字频率计的设计研究(论文提纲范文)
1 可编程逻辑器件ispLSI1032E的基本结构 |
2 频率测量原理简介 |
3 可编程变量程数字频率计的设计 |
3.1 测量数字计数器的设计 |
3.2 控制系统设计 |
3.3 门控计数器的设计 |
4 可编程变量程数字频率计的实现 |
5 可编程变量程数字频率计的设计参考源程序 |
四、ISP器件在数字频率计中的应用(论文参考文献)
- [1]适于集成的低噪声温度补偿晶体振荡器的设计[D]. 王鹏钧. 电子科技大学, 2020(08)
- [2]数字频率计的系统设计与仿真研究[J]. 苗军,谢晓斌,谢晓玲,安雅丽. 电气传动自动化, 2017(02)
- [3]基于单片机的数字频率计设计与实践[J]. 陈晨. 数码世界, 2016(10)
- [4]基于FPGA的数字频率计设计与仿真[D]. 雷胜. 黑龙江大学, 2015(06)
- [5]基于EDA技术的复杂数字电路设计[J]. 韩芝侠. 宝鸡文理学院学报(自然科学版), 2013(01)
- [6]EDA在数字频率计中计数模块里的应用[J]. 彭惠芹. 华北科技学院学报, 2010(01)
- [7]ISP技术在《数字电路》课程设计中的应用[J]. 邬锡琴. 现代电子技术, 2007(08)
- [8]基于DSP的导航计算机系统设计[D]. 宋东清. 哈尔滨工程大学, 2007(04)
- [9]用ISP器件实现步进电机脉冲分配器的设计研究[J]. 徐兴磊. 菏泽学院学报, 2006(05)
- [10]基于ISP器件的可编程变量程数字频率计的设计研究[J]. 徐兴磊. 物理实验, 2003(08)